Троичная ячейка памяти
Троичная ячейка памяти используется в электронике, в пневмонике и в других областях.
Традиционно ячейка памяти определяется, как наименьшая часть памяти имеющая свой адрес. При таком определении троичная ячейка памяти может иметь несколько троичных разрядов в зависимости от системы адресации памяти троичной ЭВМ (компьютера).
По элементной основе троичные ячейки памяти могут быть построены
- на триггерах, подобно SRAM, высокое быстродействие, но дорого из-за большего числа транзисторов на ячейку;
- на конденсаторе с транзистором, подобно DRAM, быстродействие ниже, но дешевле.
Классификация
По организации
Трёхуровневые
В них три потенциала разных уровней (положительный, нулевой, отрицательный) соответствуют трём устойчивым состояниям ячейки
Двухуровневые
В них элементарным устройством является двухуровневый инвертор с двумя потенциалами (высокий, низкий), а троичность работы достигается цепями обратных связей между тремя двухуровневыми инверторами. Такая ячейка памяти называется троичный двухуровневый триггер.
Двухразрядные
Трёхразрядные
Троичная SRAM
| Этот раздел не завершён. Вы поможете проекту, исправив и дополнив его. |
Троичная DRAM
Троичная DRAM может быть построена подобно двоичной DRAM на элементе с одним транзистором работающим и с положительными и с отрицательными сигналами, но с биполярным зарядом конденсатора. Положительный заряд соответствует одному из трёх состояний, отрицательный второму, а «0» — третьему состоянию. В схемах считывания вместо одного компаратора, который делит весь диапазон амплитуд на две части, понадобятся два компаратора, которые делят весь диапазон амплитуд на три части. Схемы записи при этом должны подавать на ячейки и положительное и отрицательное напряжение.
Элемент такой троичной ячейки DRAM показан на рисунке справа.
См. также
Примечания
<imagemap>
Image:Wiki_letter_w.svg
|
Для улучшения этой статьи желательно?:
|
Если вам нравится SbUP.com Сайт, вы можете поддержать его - BTC: bc1qppjcl3c2cyjazy6lepmrv3fh6ke9mxs7zpfky0 , TRC20 и ещё....